• MPC8323 E-RDB正中鹄的QICC简介

  • QICC Engine 方块引见

    QICC Engine Block 它克制以下五的相连附属修理:五一致 Communication 控制器(UCS),每一UTOPIA L2 Controller (UPC),两个一副 Peripheral Controllers(SPI1和SPI2),全称命题的 Serial Bus 控制器(USB) 1.1/2.0),时隙批发公司与串行 Interface (SI)。

  • QICC Engine 块内部布置

    1.1 QICC布置图

  • QICC Engine Block交界面

    零碎CPU表示愿意交界面,QICC Engine Block和CPU控制器内核可以用以下几种方法相连:经过多用户RAM递送参量;QICC Engine Block取得CPU指出的特别命令(最适当的在特别命运下取得,比如,非常和看错回复。;QICC Engine 块经过硅(零碎) 阻止控制器发生阻止打猎;CPU可以在什么时辰读取或许整肃QICC Engine 块的身份或事变指示。

    QICC 运动肌相连交界面:8位2级大同世界乌托邦(MPC8323 E具体的);3 MII或RMII;4 TDMS,每个克制档案,仪表,同时存在的选择。进入相当交界面是多重发讯的,不克不及同时运用。。

  • UCC MPC8323 E-RDB简介

  • QICC Engine 块的UCC取得了广大的的在议定书中拟定和交界面。。UCC计算机硬件和RISC固件的统一表示愿意了每一无效的平台。,在七层OSI的刻度上取得各式各样的在议定书中拟定。。他们可以表示愿意这样地的围住作为端。、桥接、切换、具有远程输送方法远程输送方法规范的路由与互相效能。QICC Engine 停飞目的可以意见分歧地专心致志块。,在意见分歧在议定书中拟定样品下运转UCC,同时取得意见分歧在议定书中拟定。UCC维持的在议定书中拟定是:Ethernet, UART, BISYNC, HDLC, Transparent, ATM, Serial
    ATM与QMC。维持UCC的交界面:RS-232, MII/RMII和UTOPIA L2。每个UCC都可以连接到HDL正中鹄的TSA。, Transparent, QMC或序列 ATM。引见了UCC的布置。 21 UCC块形图。

    2.1 UCC块形图

  • UCC在议定书中拟定才能

    因并非所局部UCS都可以分配为维持全部在议定书中拟定典型。,五UCCS维持的在议定书中拟定典型阐明。 22 UCC在议定书中拟定才能。

    2.2 UCC在议定书中拟定才能

  • MPC8323 E-RDB正中鹄的UEC简介

  • UEC简介

    UCC Ethernet Controller(UEC)是每一短时间做成的以太网控制器。维持MII和RMII的两个MCA-PHY交界面规范。物理层的相连速率可达10/100Mbps。,绷紧肌肉半转接压力,全转接节奏的停顿帧的流量控制,完整相撞支持,帧检测反省,帧自然的补集规模为64音节,帧看错检测,方法应付与做出诊断,收执方法应付与做出诊断,帧过滤,地址认可,可程序序解析命令代表符,可程序序帧最大规模,计算机硬件计数计算总数,维持装聋作哑本地网,维持收执阻止合,无损流量控制,低功耗零碎正中鹄的伪档案包检测。UEC控制块的相连快速地流动如图所示。 31
    UEC 块形图。

    3.1 UEC
    块形图

  • UEC程序典型简介

    UCC Ethernet Controller修理可以经过一组MAC指示和参量RAMs来程序控制。全部参观32位指示必要的经过32位参观。,不维持非32位参观。。

    UEC控制器的程序必要以下三个脚步:

    最初、各式各样的MAC指示的设定初值。

    次货、巨物代表符设定初值。

    第三、参量RAM的设定初值。

    UEC的收执机和发送机有各自孤独的参量RA。。每个参量RAM分为两种:大局参量RAM和穿成串参量RAM。

  • Leave a Comment

    电子邮件地址不会被公开。 必填项已用*标注